課程名稱 |
數位訊號處理架構設計 DIGITAL SIGNAL PROCESSING IN VLSI DESIGN |
開課學期 |
98-2 |
授課對象 |
電機資訊學院 電機工程學研究所 |
授課教師 |
簡韶逸 |
課號 |
EE5141 |
課程識別碼 |
921 U9330 |
班次 |
|
學分 |
3 |
全/半年 |
半年 |
必/選修 |
選修 |
上課時間 |
星期二2,3,4(9:10~12:10) |
上課地點 |
電二143 |
備註 |
總人數上限:80人 |
|
|
課程簡介影片 |
|
核心能力關聯 |
本課程尚未建立核心能力關連 |
課程大綱
|
為確保您我的權利,請尊重智慧財產權及不得非法影印
|
課程概述 |
第一部分: 基礎架構設計技巧
1) Introduction to digital signal processing systems
2) Iteration bound
3) Pipeline and parallel processing
4) Retiming
5) Unfolding
6) Folding
7) Systolic array architecture
8) Scheduling and resource allocation
9) Processing element design
第二部分: 實例演練
1) DCT or DWT
2) FFT
3) Motion estimator
|
課程目標 |
1. 介紹數位訊號處理架構設計的最新設計技巧
2. 本課程的重點是積體電路之硬體架構設計,並非數位訊號處理的演算法,也不是數位訊號處理器之設計
|
課程要求 |
作業 50%
期中考 25%
期末專題 25%
|
預期每週課後學習時數 |
|
Office Hours |
|
指定閱讀 |
|
參考書目 |
教科書: K. K. Parhi, VLSI Digital Signal Processing Systems, John Wiley & Sons, 1999.
參考書目: L. Wanhammar, DSP Integrated Circuits, Academic Process, 1999.
K. K. Parhi and T. Nishitani Ed., Digital Signal Processing for Multimedia Systems, Marcel Dekker, 1999.
B. Venkataramani and M. Bhaskar, Digital Signal Processors: Architecture, Programming and Applications, McGraw-Hill, 2002
P. Lapsley, J. Bier, A. Shoham, E. A. Lee, DSP Processor Fundamentals, IEEE Press, 1996.
L.-G. Chen, C.-T. Huang, C.-Y. Chen, and C.-C. Cheng, VLSI Design of Wavelet Transform, Imperial College Press, 2006.
|
評量方式 (僅供參考) |
|
|